通過耦合夾對受試電纜所施加的干擾仍然是共模性質(zhì)的。確定了干擾的性質(zhì),那么我們就可以采取相應(yīng)的措施使設(shè)備順利通過實驗。那么我們不難看出,電源濾波器中所使用的x電容(差模電容)對于eft干擾是沒有抑制作用的。
如果設(shè)備是金屬外殼,y電容(共模電容)會起作用,將高頻eft旁路到外殼上面,然后通過設(shè)備外殼和參考地間的分布電容回到信號源,從而不會進入電路。 電快速脈沖干擾導致設(shè)備失效的機理根據(jù)國外學者對脈沖群干擾造成設(shè)備失效的機理的研究,單個脈沖的能量較小,不會對設(shè)備造成故障。但脈沖群干擾信號對設(shè)備線路結(jié)電容充電,當上面的能量積累到一定程度之后,就可能引起線路(乃至系統(tǒng))的誤動作。 因此,線路出錯會有個時間過程,而且會有一定偶然性(不能保證間隔多少時間,線路一定出錯,特別是當試驗電壓達到臨界點附近時)。而且很難判斷究竟是分別施加脈沖,還是一起施加脈沖,設(shè)備更容易失效。也很難下結(jié)論設(shè)備對于正向脈沖和負向脈沖哪個更為敏感。 實踐表明,一臺設(shè)備往往是某一條電纜線,在某一種試驗電壓,對某個極性特別敏感。實驗顯示,信號線要比電源線對電快速脈沖干擾敏感得多。 設(shè)備通過電快速脈沖測試的有效措施首先我們先分析一下干擾的注入方式:eft干擾信號是通過耦合去耦網(wǎng)絡(luò)中的33nf的電容耦合到主電源線上面(而信號或控制電纜是通過電容耦合夾施加干擾,等效電容是100pf)。對于33nf的電容,它的截止頻率為100k,也就是100khz以上的干擾信號可以通過;而100pf的電容,截止頻率為30m,僅允許30mhz頻率以上的干擾通過。電快速脈沖的干擾波形為5ns/50ns,重復頻率5k,脈沖持續(xù)時間15ms,脈沖群重復周期300ms。根據(jù)傅立葉變換,它的頻譜是從5k--100m的離散譜線,每根譜線的距離是脈沖的重復頻率。 知道以上幾點,施加干擾的耦合電容扮演了一個高通濾波器的角色,因為電容的阻抗隨著頻率的升高而下降,那么干擾中的低頻成分不會被耦合到eut,而只有頻率較高的干擾信號才會進入eut。當我們在eut電路中再加入共模電感(特別要注意的是,這里的共模電感一定要加在主電源線及其回線上,否則會發(fā)生飽和從而達不到衰減干擾的目的)就可以衰減掉一些高頻干擾成分,因為電感的阻抗隨著頻率的增加而升高。因此,實際施加到eut上面的干擾信號只有中間頻率部分。 但要注意的是,耦合電容和共模電感組成了一條lc串聯(lián)諧振電路,諧振點處的干擾信號幅度zui強(諧振點處阻抗zui?。?,而如果此時的電快速脈沖波形恰好在過零點,那么eut在諧振頻率處不會有問題;但如果諧振頻率恰好發(fā)生在脈沖的峰值時刻,那么eut就會受到很強的干擾從而失效。 所以,要根據(jù)eut對何種干擾頻率敏感的特性來調(diào)整共模電感的電感量:增大電感值,諧振頻率降低,對頻率較低的干擾抑制效果好;減小電感值,諧振頻率升高,對頻率較高的干擾抑制效果明顯,從而達到通過試驗的目的。 |